Hjem > Nyheter > Xilinx prøvetaking av Zynq UltraScale + RFSoc-familien

Xilinx prøvetaking av Zynq UltraScale + RFSoc-familien

Moshe Gavrielov Xilinx

Moshe Gavrielov, administrerende direktør i Xilinx

Basert på 16 nm UltraScale + MPSoC-arkitektur, integrerer alle programmerbare RFSoC-er monolitisk RF-datakonvertere for opptil 50-75 prosent systemeffekt og reduksjon av fotavtrykk, og soft-beslutning Forward Error Correction (SD-FEC) kjerner for å oppfylle 5G og DOCSIS 3.1 standarder. Med silisiumprøver som allerede sendes til flere kunder, er programmet for tidlig tilgang for Zynq UltraScale + RFSoC-familien nå tilgjengelig.
Zynq RFSoCs kombinerer RF-datakonvertere og SD-FEC-kjerner med høy ytelse 16 nm UltraScale + programmerbar logikk og ARM multi-prosesseringssystem for å skape en omfattende analog-til-digital signalkjede.

Mens RF til digital signalbehandling og prosessering vanligvis er segmentert i frittstående undersystemer, bringer Zynq UltraScale + RFSoC analog, digital og innebygd programvaredesign på en enkelt monolitisk enhet for systemets robusthet. Enheter i familien har:
· Åtte 4GSPS eller seksten 2GSPS 12-biters ADC
· Åtte til seksten 6.4GSPS 14-bit DAC
· Integrerte SD-FEC-kjerner med LDPC- og Turbo-kodeker for 5G og DOCSIS 3.1
· Delsystem for ARM-behandling med Quad-Core Cortex ™ -A53 og Dual-Core Cortex ™ -R5
· 16nm UltraScale + programmerbar logikk med integrerte Nx100G-kjerner
· Opptil 930 000 logiske celler og over 4200 DSP-skiver
Søknader adressert av Zynq RFSoC-familien inkluderer fjerntliggende radiohode for massiv MIMO, millimeterbølge mobil bakover, 5G baseband, fast trådløs tilgang, Remote-PHY noder for kabel, radar, test og måling, SATCOM og Milcom / Airborne Radio og annet høy ytelse RF applikasjoner.
Zynq UltraScale + RFSoC-enheter gjør nå levedyktige til de mest båndbreddeintensive systemene for neste generasjons trådløs infrastruktur. 5G-imperativer - alt fra 5X båndbredde, 100X brukerdatahastigheter og 1000X større nettverkskapasitet - ville være uoppnåelige uten gjennombrudd på systemnivå.

Integrasjonen av diskrete RF-datakonvertere og signalkjedeoptimalisering i Zynq UltraScale + RFSoCs tillater eksternt radiohode for Massive-MIMO, trådløs backhaul og fast trådløs tilgang for å realisere høy kanaltetthet med 50-75 prosent kraft og reduksjon av fotavtrykk. Flere integrerte SD-FEC-kjerner muliggjør 10-20X systemgjennomstrømning versus en myk kjerneimplementering for 5G-basebånd innenfor strenge kraft- og termiske begrensninger.

På samme måte gir Zynq RFSoCs i neste generasjons kabelbredbåndstjenester en kombinasjon av liten formfaktor, energieffektivitet og maskinvarefleksibilitet for å aktivere Remote-PHY-systemer. Distribuert tilgangsarkitekturer skyver DOCSIS 3.x PHY-funksjonalitet fra det sentraliserte hovedutstyret til Remote-PHY-noden som ligger nærmere forbrukerne. Ved å erstatte ineffektiv analog optisk overføring med allestedsnærværende Ethernet-transport, forbedres nettverkskapasitet, skala og ytelse.

Med RF-integrasjon og en LDPC FEC-aktivert signalkjede, sørger RFSoC for fleksibel R-PHY-distribusjon for større spektraleffektivitet foreskrevet av DOCSIS3.1.
Zynq RFSoCs leverer også den nødvendige ytelsen og tilpasningsevnen for viktige regjeringsprogrammer som Multi-function Phased Array Radar (MPAR) -initiativet for å kombinere funksjonene til flere nasjonale radarnettverk til et enkelt system for fly- og værovervåking. Fordi disse ledende systemene må fungere i sanntid, gjør den iboende integrasjonen av RF-Analog Zynq UltraScale + RFSoC til en ideell løsning.

Zynq RFSoC-enheter er for øyeblikket designet i Rockwell Collins 'Common Module bjelkeformer for DARPA Arrays at Commercial Time Scales (ACT) -programmet, som tar sikte på å forkorte designsykluser og feltoppdateringer, mens du presser forbi tradisjonelle barrierer for å levere radararrays.

Zynq UltraScale + RFSoC-enhetsprøver sendes nå. Vivado Design Suite tidlig tilgang med støtte for Zynq UltraScale + RFSoC-enheter er nå tilgjengelig.

.